Etiqueta: coincidencia de imagen

 
+

Arquitectura VLSI de bajo consumo basada en algoritmos para seguimiento de movimiento de objetos de video de malla 2d

La nueva arquitectura VLSI para objeto de video (VO) el seguimiento de movimiento utiliza una nueva topología de malla estructurada adaptativa jerárquica. La malla estructurada ofrece una reducción significativa en el número de bits que describen la topología de la malla. El movimiento de los nodos de la malla representa la deformación del VO. La compensación de movimiento se realiza mediante un algoritmo sin multiplicación para la transformación afín, reduciendo significativamente la complejidad de la arquitectura del decodificador. Canalizar la unidad afín contribuye a un considerable ahorro de energía. La arquitectura de seguimiento de movimiento de VO se basa en un nuevo algoritmo. Consta de dos partes principales: una unidad de estimación de movimiento de objetos de video (VOME) y una unidad de compensación de movimiento de objeto de video (VOMC). El VOME procesa dos marcos consecuentes para generar una malla estructurada adaptativa jerárquica y los vectores de movimiento de los nodos de la malla. Implementa unidades de estimación de movimiento de coincidencia de bloques paralelos para optimizar la latencia. El VOMC procesa un marco de referencia, nodos de malla y vectores de movimiento para predecir un cuadro de video. Implementa subprocesos paralelos en los que cada subproceso implementa una cadena canalizada de unidades afines escalables. Este algoritmo de compensación de movimiento permite el uso de una unidad de deformación simple para mapear una estructura jerárquica. La unidad afín deforma la textura de un parche en cualquier nivel de malla jerárquica de forma independiente. El procesador utiliza una unidad de serialización de memoria., que interconecta la memoria con las unidades paralelas. La arquitectura ha sido prototipada utilizando una metodología de diseño de bajo consumo de arriba hacia abajo.. El análisis de rendimiento muestra que este procesador se puede usar en aplicaciones de video en línea basadas en objetos, como MPEG-4 y VRML.

Wael Badawy y Magdy Bayoumi, "Arquitectura VLSI de bajo consumo basada en algoritmos para seguimiento de movimiento de objetos de video de malla 2d,La transacción IEEE sobre circuitos y sistemas para tecnología de video, Vol.. 12, Sin. 4, abril 2002, pp. 227-237

+

Un algoritmo basado en Affine y arquitectura SIMD para compresión de video con aplicaciones de baja velocidad de bits

Este documento presenta un nuevo algoritmo basado en afines y una arquitectura SIMD para la compresión de video con aplicaciones de baja tasa de bits.. El algoritmo propuesto se utiliza para la estimación de movimiento basado en mallas y se denomina algoritmo de coincidencia de cuadrados basado en mallas. (MB-SMA). El MB-SMA es una versión simplificada del algoritmo de coincidencia hexagonal [1]. En este algoritmo, malla triangular en ángulo recto se utiliza para beneficiarse de un algoritmo libre de multiplicación presentado en [2] para calcular los parámetros afines. El algoritmo propuesto tiene un costo computacional más bajo que el algoritmo de coincidencia hexagonal, mientras que produce casi la misma relación pico de señal a ruido. (PSNR) valores. El MB-SMA supera a los algoritmos de estimación de movimiento comúnmente utilizados en términos de costo computacional, eficiencia y calidad de video (es decir, PSNR). El MB-SMA se implementa utilizando una arquitectura SIMD en la que se ha integrado una gran cantidad de elementos de procesamiento con bloques SRAM para utilizar el gran ancho de banda de la memoria interna.. La arquitectura propuesta necesita 26.9 ms para procesar un cuadro de video CIF. Por lo tanto, puede procesar 37 fotogramas CIF/s. La arquitectura propuesta ha sido prototipada utilizando Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-La tecnología CMOS de μm y las SRAM integradas se generaron utilizando el compilador de memoria Virage Logic.

Publicado en:

Circuitos y Sistemas para Tecnología de Video, Transacciones IEEE en (Volumen:16 , Tema: 4 )

Volver a una lista completa de Artículos de revistas revisados ​​por pares

Mohamed Sayed , Wael Badawy, “Un algoritmo basado en Affine y arquitectura SIMD para compresión de video con aplicaciones de baja velocidad de bits“, Transacciones IEEE en circuitos y sistemas para tecnología de video, Vol.. 16, Tema 4, pp. 457-471, abril 2006. Resumen