Etiquetar: correspondencia de imaxes

 
+

Arquitectura VLSI de baixa potencia baseada en algoritmos para o seguimento de movemento de obxectos de vídeo en malla 2d

A nova arquitectura VLSI para obxectos de vídeo (VO) O seguimento do movemento utiliza unha nova topoloxía de malla estruturada adaptativa xerárquica. A malla estruturada ofrece unha redución significativa no número de bits que describen a topoloxía da malla. O movemento dos nós da malla representa a deformación do VO. A compensación de movemento realízase mediante un algoritmo libre de multiplicación para a transformación afín, reducindo significativamente a complexidade da arquitectura do decodificador. A canalización da unidade afín contribúe a un aforro de enerxía considerable. A arquitectura de seguimento de movemento VO baséase nun novo algoritmo. Consta de dúas partes principais: unha unidade de estimación de movemento de obxectos de vídeo (VOME) e unha unidade de compensación de movemento de obxectos de vídeo (VOMC). O VOME procesa dous cadros consecuentes para xerar unha malla estruturada adaptativa xerárquica e os vectores de movemento dos nodos da malla.. Implementa unidades de estimación de movemento de coincidencia de bloques paralelos para optimizar a latencia. O VOMC procesa un marco de referencia, nodos de malla e vectores de movemento para predecir un cadro de vídeo. Implementa fíos paralelos nos que cada fío implementa unha cadea canalizada de unidades afines escalables. Este algoritmo de compensación de movemento permite o uso dunha unidade de deformación simple para mapear unha estrutura xerárquica. A unidade afín deforma a textura dun parche en calquera nivel de malla xerárquica de forma independente. O procesador usa unha unidade de serialización de memoria, que conecta a memoria coas unidades paralelas. A arquitectura foi prototipada utilizando a metodoloxía de deseño de baixo consumo descendente. A análise de rendemento mostra que este procesador pode usarse en aplicacións de vídeo en liña baseadas en obxectos como MPEG-4 e VRML

Wael Badawy e Magdy Bayoumi, "Arquitectura VLSI de baixa potencia baseada en algoritmos para o seguimento de movemento de obxectos de vídeo en malla 2d,” The IEEE Transaction on Circuits and Systems for Video Technology, Vol. 12, Non. 4, abril 2002, pp. 227-237

+

Un algoritmo baseado en afíns e arquitectura SIMD para a compresión de vídeo con aplicacións de baixa taxa de bits

Este traballo presenta un novo algoritmo baseado en afines e unha arquitectura SIMD para a compresión de vídeo con aplicacións de baixa taxa de bits. O algoritmo proposto utilízase para a estimación do movemento baseado en malla e chámase algoritmo de coincidencia de cadrados baseado en malla (MB-SMA). O MB-SMA é unha versión simplificada do algoritmo de coincidencia hexagonal [1]. Neste algoritmo, A malla triangular en ángulo recto úsase para beneficiarse dun algoritmo libre de multiplicación presentado en [2] para calcular parámetros afines. O algoritmo proposto ten un custo computacional máis baixo que o algoritmo de coincidencia hexagonal mentres produce case a mesma relación sinal-ruído de pico (PSNR) valores. O MB-SMA supera os algoritmos de estimación de movemento de uso común en termos de custo computacional, eficiencia e calidade de vídeo (é dicir., PSNR). O MB-SMA implétase mediante unha arquitectura SIMD na que se incrustaron un gran número de elementos de procesamento con bloques SRAM para utilizar o gran ancho de banda da memoria interna.. As necesidades arquitectónicas propostas 26.9 ms para procesar un fotograma de vídeo CIF. Polo tanto, pode procesar 37 Cadros CIF/s. A arquitectura proposta foi prototipada usando Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-A tecnoloxía CMOS de μm e as SRAM incorporadas foron xeradas mediante o compilador de memoria Virage Logic.

Publicado en:

Circuítos e Sistemas para Tecnoloxía de Vídeo, Transaccións IEEE activadas (Volume:16 , Asunto: 4 )

Volver a unha lista completa de Revistas revisadas por pares

Mohammed Sayed , Wael Badawy, “Un algoritmo baseado en afíns e arquitectura SIMD para a compresión de vídeo con aplicacións de baixa taxa de bits“, Transaccións IEEE en circuítos e sistemas para tecnoloxía de vídeo, Vol. 16, Asunto 4, pp. 457-471, abril 2006. Resumo