Tag: cocog gambar

 
+

Arsitektur VLSI Daya Rendah Berbasis Algoritma Kanggo Pelacak Gerakan Obyek Video 2d-Mesh

Arsitektur VLSI anyar kanggo obyek video (VO) pelacakan gerakan nggunakake topologi bolong terstruktur adaptif hirarkis novel. Bolong terstruktur nawakake pengurangan sing signifikan ing jumlah bit sing nggambarake topologi bolong. Gerakan simpul bolong nggambarake deformasi VO. Kompensasi gerakan ditindakake kanthi nggunakake algoritma bebas multiplikasi kanggo transformasi affine, Ngartekno nyuda kerumitan arsitektur decoder. Pipelining unit affine nyumbangake irit daya sing akeh. Arsitektur VO motion-tracking adhedhasar algoritma anyar. Iku kasusun saka rong bagéan utama: unit estimasi gerakan obyek video (VOME) lan unit kompensasi gerakan obyek video (VOMC). VOME ngolah rong pigura konsekuen kanggo ngasilake bolong terstruktur adaptif hierarkis lan vektor gerakan node bolong.. Iki ngetrapake unit estimasi gerakan sing cocog karo blok paralel kanggo ngoptimalake latensi. VOMC ngolah pigura referensi, simpul bolong lan vektor gerakan kanggo prédhiksi pigura video. Iki ngetrapake benang paralel ing ngendi saben benang ngetrapake rantai pipa unit affine sing bisa diukur.. Algoritma kompensasi gerak iki ngidini panggunaan siji unit warping sing prasaja kanggo nggambar struktur hirarkis. Unit affine warps tekstur patch ing sembarang tingkat bolong hirarkis independen. Prosesor nggunakake unit serialisasi memori, kang antarmuka memori kanggo Unit podo. Arsitèktur wis prototipe nggunakake metodologi desain low-power top-down. Analisis kinerja nuduhake yen prosesor iki bisa digunakake ing aplikasi video adhedhasar obyek online kayata MPEG-4 lan VRML

Wael Badawy lan Magdy Bayoumi, “Arsitektur VLSI Daya Rendah Berbasis Algoritma Kanggo Pelacak Gerakan Obyek Video 2d-Mesh,"Transaksi IEEE ing Sirkuit lan Sistem kanggo Teknologi Video, Vol. 12, Ora. 4, April 2002, pp. 227-237

+

Algoritma Berbasis Affine lan Arsitektur SIMD kanggo Kompresi Video kanthi Aplikasi Bit-rate Low

Makalah iki nampilake algoritma basis affine anyar lan arsitektur SIMD kanggo kompresi video kanthi aplikasi tingkat bit sing sithik. Algoritma sing diusulake digunakake kanggo estimasi gerakan adhedhasar bolong lan dijenengi algoritma pencocokan kuadrat adhedhasar bolong. (MB-SMA). MB-SMA minangka versi sing disederhanakake saka algoritma pencocokan heksagonal [1]. Ing algoritma iki, bolong segitiga sudhut tengen digunakake kanggo entuk manfaat saka algoritma free multiplikasi presented ing [2] kanggo ngitung paramèter affine. Algoritma sing diusulake nduweni biaya komputasi sing luwih murah tinimbang algoritma pencocokan heksagonal nalika ngasilake rasio sinyal-kanggo-noise sing meh padha. (PSNR) nilai-nilai. MB-SMA ngluwihi algoritma estimasi gerakan sing umum digunakake ing babagan biaya komputasi, efisiensi lan kualitas video (i.e., PSNR). MB-SMA diimplementasikake nggunakake arsitektur SIMD sing akeh unsur pangolahan wis dipasang karo blok SRAM kanggo nggunakake bandwidth memori internal sing gedhe.. Kabutuhan arsitektur sing diusulake 26.9 ms kanggo proses siji pigura video CIF. Mulane, bisa diproses 37 pigura CIF / s. Arsitektur sing diusulake wis digawe prototipe nggunakake Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-Teknologi CMOS μm lan SRAM sing dipasang wis digawe nggunakake kompiler memori Virage Logic.

Diterbitake ing:

Sirkuit lan Sistem kanggo Teknologi Video, Transaksi IEEE ing (Volume:16 , Jeksa Agung bisa ngetokake: 4 )

Bali menyang dhaptar lengkap Makalah Jurnal sing Ditinjau Peer

Muhammad Sayed , Wael Badawy, “Algoritma Berbasis Affine lan Arsitektur SIMD kanggo Kompresi Video kanthi Aplikasi Bit-rate Low“, Transaksi IEEE ing Sirkuit lan Sistem kanggo Teknologi Video, Vol. 16, Jeksa Agung bisa ngetokake 4, pp. 457-471, April 2006. Abstrak