Tag: imago matching

 
+

Algorithm-Substructio Low Power VLSI Architecture For 2d-Mesh Video Object Motion Semita

Nova VLSI architectura pro objecto video (VO) Motus tracking utitur nova hierarchica adaptive structura reticulum topologiae. Reticulum exstructum significantem reductionem praebet in numero calcaria quae reticulum topologiam describent. Nodorum reticulorum motus deformatio VO . repraesentat. Motus compensationis fit usus algorithmi multiplicationis liberorum ad mutationem affinem, signanter reducendo decoder architectura multiplicitate. Unitas affinis Pipelining magnam vim confert salutaris. VO architectura motus-vestigationis in algorithmo novo fundatur. Constat duabus partibus principalibus: video object motum-estimatio unitatis (VOME) et video objectum motus compensationis unitatis (VOMC). VOME processus duas tabulas consequentes ad generandum reticulum hierarchicum accommodativum structurae et motus vectorum nodis reticulorum.. Instruit parallelos clausus matching motum-estimationis unitates ad optimize latency. VOMC processus referat frame, reticulum nodi ac motus vectors praedicere video frame. Adducit stamina parallela in quibus unumquodque stamina adducit catenam pipelineatam in unitatibus affinium scalabilium. Haec algorithmus motus-compensatio permittit usum unius unitatis simplicis inflexionis ad structuram hierarchicam describendam. Unitas affinis inflexis texturae commissurae in quovis gradu reticuli hierarchici independenter. Processus memoriam utitur serialization unitatis, quae memoriam intercedit ad unitates parallelas. Architectura prototypa est utens summo consilio humilis-virtutis methodologiae. Facissatio analysi ostendit hunc processum adhiberi posse in applicationibus obiecti-visi admixtis sicut MPEG-4 et VRML.

Wael Badawy et Magdy Bayoumi, "Algorithm-Substructio Low Power VLSI Architecture For 2d-Mesh Video Object Motion Semita,"IEEE Transaction on Circuits and Systems for Video Technology", Vol. 12, No. 4, Aprilis 2002, pp. 227-237

+

Affine Based Algorithm and SIMD Architecture for Video Cogo with Low Bit-rate Applications

Haec charta praebet novam affinem algorithmum et SIMD architecturae novas applicationes ad compressionem cum low frenum rate. Propositus algorithmus adhibetur ad motum aestimationis reticulum fundatum et nominatur reticulum quadratum-aequationis algorithmus. (MB-SMA). MB-SMA versio simplicior est algorithmus hexagonalis congruens [1]. In hoc algorithmus, reticulum triangulum rectum-angulum adhibetur, ut beneficium ex multiplicatione liberorum algorithmus praesentetur [2] affine parametri computandi. Propositum algorithmus inferiorem sumptus computationale quam algorithmum hexagonalem adaptans, dum eundem fere apicem signo ad rationem soni producit. (PSNR) values. MB-SMA outperformat motum consuetum aestimationis algorithmorum secundum sumptus computationales, efficientiam et video qualis (i.e., PSNR). MB-SMA perficiendum est architecturae SIMD adhibitae in qua numerus elementorum processus SRAM infixus est cum caudices ad utendum magnae memoriae internae sedis. Architectura propositus eget 26.9 MS ad aliquid unum CIF video frame. Ergo, potest aliquid 37 CIF frame/s. Proposita architectura prototypa est per Taiwan Semiconductor Vestibulum Company (TSMC) 0.18-μm CMOS technologiae et SRAMs infixae utens virage logicae memoriae compilator generatae sunt.

Published in:

Circuitus ac Systems pro Video Technologia, IEEE Opera on (Magnitudo:16 , Exitus: 4 )

Ad indicem completum Par-Recognita Acta Papers

Mohammed Sayed , Wael Badawy, “Affine Based Algorithm and SIMD Architecture for Video Cogo with Low Bit-rate Applications“, IEEE Transactions on Circuits and Systems for Video Technology, Vol. 16, Exitus 4, pp. 457-471, Aprilis 2006. Abstract