Tag: attēla saskaņošana

 
+

Uz algoritmiem balstīta mazjaudas VLSI arhitektūra 2D tīkla video objektu kustības izsekošanai

Jaunā VLSI arhitektūra video objektam (VO) kustības izsekošana izmanto jaunu hierarhisku adaptīvu strukturētu tīkla topoloģiju. Strukturētais tīkls piedāvā ievērojamu bitu skaita samazinājumu, kas raksturo tīkla topoloģiju. Tīkla mezglu kustība atspoguļo VO deformāciju. Kustības kompensācija tiek veikta, izmantojot bezreizināšanas algoritmu afīnai transformācijai, ievērojami samazinot dekodētāja arhitektūras sarežģītību. Afīnās vienības cauruļvadu pievienošana veicina ievērojamu enerģijas ietaupījumu. VO kustības izsekošanas arhitektūra ir balstīta uz jaunu algoritmu. Tas sastāv no divām galvenajām daļām: video objekta kustības novērtēšanas vienība (VOME) un video objekta kustības kompensācijas vienība (VOMC). VOME apstrādā divus secīgus kadrus, lai ģenerētu hierarhisku adaptīvu strukturētu tīklu un tīkla mezglu kustības vektorus. Tas ievieš paralēlas bloku atbilstības kustības novērtēšanas vienības, lai optimizētu latentumu. VOMC apstrādā atsauces rāmi, tīkla mezgli un kustības vektori, lai paredzētu video kadru. Tas ievieš paralēlus pavedienus, kuros katrs pavediens īsteno mērogojamu afīnu vienību konveijera ķēdi. Šis kustības kompensācijas algoritms ļauj izmantot vienu vienkāršu deformācijas vienību, lai kartētu hierarhisku struktūru. Afīna vienība neatkarīgi deformē plākstera tekstūru jebkurā hierarhijas tīkla līmenī. Procesors izmanto atmiņas serializācijas vienību, kas savieno atmiņu ar paralēlajām vienībām. Arhitektūras prototips ir izveidots, izmantojot lejupejošu mazjaudas projektēšanas metodoloģiju. Veiktspējas analīze liecina, ka šo procesoru var izmantot tiešsaistes objektos balstītās video lietojumprogrammās, piemēram, MPEG-4 un VRML

Wael Badawy un Magdy Bayoumi, TagUz algoritmiem balstīta mazjaudas VLSI arhitektūra 2D tīkla video objektu kustības izsekošanai,IEEE darījums par video tehnoloģiju shēmām un sistēmām, Tag. 12, Nē. 4, aprīlis 2002, lpp. 227-237

+

Algoritms un SIMD arhitektūra video saspiešanai ar zema bitu pārraides ātruma lietojumprogrammām

Šajā rakstā ir parādīts jauns uz afīnu balstīts algoritms un SIMD arhitektūra video saspiešanai ar zema bitu pārraides ātruma lietojumprogrammām.. Piedāvātais algoritms tiek izmantots uz tīklu balstītai kustības novērtēšanai, un to sauc par kvadrātveida saskaņošanas algoritmu, kas balstīts uz tīklu. (MB-SMA). MB-SMA ir sešstūra saskaņošanas algoritma vienkāršota versija [1]. Šajā algoritmā, taisnleņķa trīsstūrveida sietu izmanto, lai gūtu labumu no reizināšanas bezmaksas algoritma, kas parādīts [2] afīnu parametru aprēķināšanai. Ierosinātajam algoritmam ir zemākas skaitļošanas izmaksas nekā sešstūra saskaņošanas algoritmam, bet tas rada gandrīz tādu pašu maksimālā signāla un trokšņa attiecību (PSNR) vērtības. MB-SMA aprēķinu izmaksu ziņā pārspēj parasti izmantotos kustības novērtēšanas algoritmus, efektivitāte un video kvalitāte (t.i., PSNR). MB-SMA ir ieviests, izmantojot SIMD arhitektūru, kurā liels skaits apstrādes elementu ir iegulti ar SRAM blokiem, lai izmantotu lielo iekšējās atmiņas joslas platumu.. Piedāvātās arhitektūras vajadzības 26.9 ms, lai apstrādātu vienu CIF video kadru. Tāpēc, to var apstrādāt 37 CIF kadri/s. Piedāvātās arhitektūras prototips ir izveidots, izmantojot Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-μm CMOS tehnoloģija un iegultās SRAM ir ģenerētas, izmantojot Virage Logic atmiņas kompilatoru.

publicēts:

Shēmas un sistēmas video tehnoloģijām, IEEE Darījumi (sējums:16 , Izdevums: 4 )

Atgriezties uz pilnu sarakstu Recenzēti žurnālu dokumenti

Muhameds teica , Vels Badawy, “Algoritms un SIMD arhitektūra video saspiešanai ar zema bitu pārraides ātruma lietojumprogrammām“, IEEE darījumi video tehnoloģiju shēmās un sistēmās, Tag. 16, Izdevums 4, lpp. 457-471, aprīlis 2006. abstrakts