tenifototra: mifanandrify sary

 
+

Architecture VLSI Miorina amin'ny Algorithm ho an'ny 2d-Mesh Video Object Motion Tracking

Ny maritrano VLSI vaovao ho an'ny zavatra video (VO) Ny fanaraha-maso ny hetsika dia mampiasa topologie mesh voarafitra hierarchical vaovao. Ny harato voarafitra dia manome fihenam-bidy lehibe amin'ny isan'ny bits izay mamaritra ny topologie mesh. Ny fihetsiky ny nodes mesh dia maneho ny deformation ny VO. Ny fanonerana mihetsika dia atao amin'ny alàlan'ny algorithm tsy misy fampitomboana ho an'ny fiovan'ny affine, mampihena be ny fahasarotan'ny maritrano decoder. Ny fametahana fantsona ny affine dia manampy amin'ny fitsitsiana herinaratra. Ny rafitra fanaraha-maso VO motion dia mifototra amin'ny algorithm vaovao. Misy ampahany roa lehibe izy io: singam-pihetsiketsehana vidéo (VOME) ary vondrona vidéo motion-compensation (VOMC). Ny VOME dia manodinkodina rafitra roa vokatr'izany mba hamokatra harato voarafitra mifanaraka amin'ny ambaratongam-pahefana sy ny vesatra mihetsika amin'ny node harato.. Mampiasa singa mifanandrify amin'ny fanombantombanana ny hetsika izy io mba hanamafisana ny fahatarana. Ny VOMC dia manamboatra rafitra fanondro, mesh nodes sy motion vectors mba haminavina frame video. Mametraka kofehy mifanandrify izay ametrahan'ny kofehy tsirairay ny rojo affine azo scalable.. Ity algorithm fanonerana motion ity dia mamela ny fampiasana singa iray manjavozavo tsotra hametahana firafitry ny ambaratonga. Ny singa affine dia manodina ny tontolon'ny patch amin'ny ambaratonga rehetra amin'ny harato ambaratongam-pahefana tsy miankina. Ny processeur dia mampiasa unit serialization fahatsiarovana, izay mampifandray ny fitadidiana amin'ireo singa mifanila. Ny maritrano dia novolavolaina tamin'ny alàlan'ny fomba fandrafetana ambony ambany ambany. Ny famakafakana ny zava-bita dia mampiseho fa ity processeur ity dia azo ampiasaina amin'ny rindranasan-dahatsary mifototra amin'ny Internet toy ny MPEG-4 sy VRML

Wael Badawy sy Magdy Bayoumi, “Architecture VLSI Miorina amin'ny Algorithm ho an'ny 2d-Mesh Video Object Motion Tracking,” Ny Transaction IEEE momba ny Circuits sy ny Rafitra ho an'ny Teknolojian'ny Video, BOKY. 12, tsy misy. 4, Aprily 2002, p. 227-237

+

Algoritma miorina amin'ny Affine sy Architecture SIMD ho an'ny famatrarana horonan-tsary miaraka amin'ny fampiharana kely amin'ny tahan'ny bit

Ity lahatsoratra ity dia manolotra algorithm vaovao mifototra amin'ny affine sy maritrano SIMD ho an'ny famatrarana horonan-tsary miaraka amin'ny rindranasa bitrate ambany. Ny algorithm naroso dia ampiasaina amin'ny fanombantombanana ny hetsika mifototra amin'ny harato ary antsoina hoe algorithm mifanandrify amin'ny efamira miorina amin'ny harato. (MB-SMA). Ny MB-SMA dia dikan-teny tsotra amin'ny algorithm mifanandrify amin'ny hexagonal [1]. Amin'ity algorithm ity, Ny harato telozoro amin'ny zoro havanana dia ampiasaina mba hahazoana tombony amin'ny algorithm tsy misy fampitomboana aseho ao [2] ho an'ny kajy ny paramètre affine. Ny algorithm naroso dia manana vidiny kajy ambany kokoa noho ny algorithm mifanandrify amin'ny hexagonal raha toa ka mamokatra saika mitovy ny taham-pandrenesan'ny tabataba. (PSNR) soatoavina. Ny MB-SMA dia mihoatra ny algorithm fanombantombanana matetika ampiasaina amin'ny vidin'ny kajy, fahombiazana sy ny kalitaon'ny horonan-tsary (i.e., PSNR). Ny MB-SMA dia ampiharina amin'ny alàlan'ny maritrano SIMD izay misy singa fanodinana marobe napetraka miaraka amin'ny sakana SRAM mba hampiasana ny bandwidth fahatsiarovana anatiny lehibe.. Mila ny maritrano natolotra 26.9 ms mba handrafetana frame video CIF iray. Ary noho izany, afaka miroso 37 CIF frames/s. Ny maritrano natolotra dia novolavolaina tamin'ny alàlan'ny Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-Ny teknolojia μm CMOS sy ny SRAM tafiditra dia novolavolaina tamin'ny alàlan'ny famoriam-pahatsiarovana Virage Logic.

Navoaka tamin'ny:

Circuits and Systems for Video Technology, IEEE Transactions on (boky:16 , Olana: 4 )

Miverina amin'ny lisitra feno amin'ny Taratasy Gazety Nodinihin'ny Mitovy

Mohammed Sayed , Wael Badawy, “Algoritma miorina amin'ny Affine sy Architecture SIMD ho an'ny famatrarana horonan-tsary miaraka amin'ny fampiharana kely amin'ny tahan'ny bit“, Transactions IEEE amin'ny Circuits and Systems for Video Technology, BOKY. 16, Olana 4, p. 457-471, Aprily 2006. saro-takarina