Tag: зураг тохирох

 
+

2d торон видео объектын хөдөлгөөнийг хянах алгоритмд суурилсан бага чадлын VLSI архитектур

Видео объектын шинэ VLSI архитектур (VO) Хөдөлгөөнийг хянах нь шинэ шаталсан дасан зохицох бүтэцтэй торон топологийг ашигладаг. Бүтэцлэгдсэн тор нь торон топологийг дүрсэлсэн битийн тоог мэдэгдэхүйц бууруулах боломжийг олгодог. Торон зангилааны хөдөлгөөн нь VO-ийн хэв гажилтыг илэрхийлдэг. Хөдөлгөөний нөхөн олговор нь аффины хувиргалтыг үржүүлэхгүй алгоритм ашиглан гүйцэтгэдэг, декодчигчийн архитектурын нарийн төвөгтэй байдлыг эрс багасгадаг. Аффины нэгжийг дамжуулах нь эрчим хүчийг ихээхэн хэмнэхэд хувь нэмэр оруулдаг. VO хөдөлгөөнийг хянах архитектур нь шинэ алгоритм дээр суурилдаг. Энэ нь үндсэн хоёр хэсгээс бүрдэнэ: видео объектын хөдөлгөөнийг тооцоолох нэгж (VOME) болон видео объектын хөдөлгөөний нөхөн олговорын нэгж (VOMC). VOME нь шаталсан дасан зохицох бүтэцтэй тор болон торон зангилааны хөдөлгөөний векторуудыг үүсгэхийн тулд хоёр дараалсан фреймийг боловсруулдаг.. Энэ нь хоцролтыг оновчтой болгохын тулд параллель блоктой тохирох хөдөлгөөн тооцооллын нэгжүүдийг хэрэгжүүлдэг. VOMC нь лавлагааны хүрээг боловсруулдаг, торон зангилаа болон хөдөлгөөний векторууд нь видео хүрээг урьдчилан таамаглах. Энэ нь урсгал бүр нь өргөтгөх боломжтой аффин нэгжийн шугаман хэлхээг хэрэгжүүлдэг зэрэгцээ утаснуудыг хэрэгжүүлдэг.. Хөдөлгөөний нөхөн олговрын энэхүү алгоритм нь шаталсан бүтцийг зураглахын тулд нэг энгийн нугалах нэгжийг ашиглах боломжийг олгодог.. Аффин нэгж нь шаталсан торны аль ч түвшинд нөхөөсний бүтэцийг бие даан мушгидаг. Процессор нь санах ойн цуваажуулалтын нэгжийг ашигладаг, санах ойг параллель нэгжтэй холбодог. Архитектурыг дээрээс доош бага чадлын дизайны аргачлалыг ашиглан загварчилсан. Гүйцэтгэлийн шинжилгээ нь энэ процессорыг MPEG-4, VRML зэрэг онлайн объектод суурилсан видео програмуудад ашиглах боломжтойг харуулж байна.

Ваэль Бадави, Магди Баюми нар, "2d торон видео объектын хөдөлгөөнийг хянах алгоритмд суурилсан бага чадлын VLSI архитектур,” Видео технологийн хэлхээ ба систем дээрх IEEE гүйлгээ, Боть. 12, Үгүй. 4, Дөрөвдүгээр сар 2002, хх. 227-237

+

Битийн хурд багатай программтай видео шахахад зориулсан Афин дээр суурилсан алгоритм ба SIMD архитектур

Энэхүү нийтлэлд битийн хурд багатай программууд бүхий видео шахах шинэ аффинд суурилсан алгоритм ба SIMD архитектурыг танилцуулж байна.. Санал болгож буй алгоритмыг торонд суурилсан хөдөлгөөний тооцоололд ашигладаг бөгөөд үүнийг торон дээр суурилсан квадрат тааруулах алгоритм гэж нэрлэдэг. (MB-SMA). MB-SMA нь зургаан өнцөгт тохирох алгоритмын хялбаршуулсан хувилбар юм [1]. Энэ алгоритмд, зөв өнцгийн гурвалжин торон нь үржүүлэх үнэгүй алгоритмын ашиг тусын тулд ашиглаж байна [2] аффины параметрүүдийг тооцоолоход зориулагдсан. Санал болгож буй алгоритм нь зургаан өнцөгт тохируулагч алгоритмаас бага тооцоолох зардалтай бөгөөд энэ нь бараг ижил оргил дохио ба дуу чимээний харьцааг үүсгэдэг. (PSNR) үнэт зүйлс. MB-SMA нь тооцооллын зардлын хувьд түгээмэл хэрэглэгддэг хөдөлгөөнийг тооцоолох алгоритмуудаас давуу юм., үр ашиг, видео чанар (өөрөөр хэлбэл, PSNR). MB-SMA нь дотоод санах ойн өргөн зурвасын өргөнийг ашиглахын тулд олон тооны боловсруулах элементүүдийг SRAM блокуудад суулгасан SIMD архитектурыг ашиглан хэрэгжүүлсэн.. Санал болгож буй архитектурын хэрэгцээ 26.9 ms нь нэг CIF видео хүрээг боловсруулах. Тиймээс, боловсруулах боломжтой 37 CIF хүрээ/с. Санал болгож буй архитектурыг Тайванийн хагас дамжуулагч үйлдвэрлэлийн компани ашиглан загварчилсан (TSMC) 0.18-μm CMOS технологи болон суулгагдсан SRAM-уудыг Virage Logic санах ой хөрвүүлэгч ашиглан үүсгэсэн..

Нийтэлсэн:

Видео технологийн хэлхээ ба системүүд, IEEE гүйлгээ асаалттай (Эзлэхүүн:16 , Асуудал: 4 )

Бүрэн жагсаалт руу буцах Шүүмжлэгдсэн сэтгүүлийн өгүүллүүд

Мохаммед Сайед , Ваэль Бадави, “Битийн хурд багатай программтай видео шахахад зориулсан Афин дээр суурилсан алгоритм ба SIMD архитектур“, Видео технологийн хэлхээ ба систем дээрх IEEE гүйлгээ, Боть. 16, Асуудал 4, хх. 457-471, Дөрөвдүгээр сар 2006. Хийсвэр