ट्याग: 272 MHz

 
+

3-डी डिस्क्रिट वेभलेट रूपान्तरण प्रयोग गरेर एमआरआई डाटा कम्प्रेसन

एमआरआई डाटा कम्प्रेस गर्न र अन्य चिकित्सा अनुप्रयोगहरूको लागि प्रयोग गर्न सकिने कम-शक्ति प्रणाली वर्णन गरिएको छ. प्रणालीले केन्द्रीकृत नियन्त्रण इकाई वास्तुकलामा आधारित कम शक्ति 3-D DWT प्रोसेसर प्रयोग गर्दछ. सिमुलेशन परिणामहरूले तरंग प्रोसेसरको दक्षता देखाउँदछ. प्रोटोटाइप प्रोसेसर खपत 0.5 W को कुल ढिलाइ संग 91.65 ns. प्रोसेसर को अधिकतम आवृत्ति मा काम गर्दछ 272 MHz. प्रोटोटाइप प्रोसेसरले 16-बिट एडर प्रयोग गर्दछ, 16-बिट बूथ गुणक, र 1 अधिकतम 64-बिट डाटा ब्यान्डविथको साथ kB क्यास. कम पावर निर्माण ब्लकहरू र उच्च थ्रुपुटको साथ कम्प्युटेसनल एकाइहरूको न्यूनतम संख्या प्रयोग गरेर तल्लो शक्ति प्राप्त गरिएको छ।.

MB-SMA SIMD आर्किटेक्चर प्रयोग गरी लागू गरिएको छ जसमा ठूलो आन्तरिक मेमोरी ब्यान्डविथको उपयोग गर्न SRAM ब्लकहरूसँग ठूलो संख्यामा प्रशोधन तत्वहरू इम्बेड गरिएको छ।:

मेडिसिन र जीवविज्ञान पत्रिकामा इन्जिनियरिङ, MB-SMA SIMD आर्किटेक्चर प्रयोग गरी लागू गरिएको छ जसमा ठूलो आन्तरिक मेमोरी ब्यान्डविथको उपयोग गर्न SRAM ब्लकहरूसँग ठूलो संख्यामा प्रशोधन तत्वहरू इम्बेड गरिएको छ। (MB-SMA SIMD आर्किटेक्चर प्रयोग गरी लागू गरिएको छ जसमा ठूलो आन्तरिक मेमोरी ब्यान्डविथको उपयोग गर्न SRAM ब्लकहरूसँग ठूलो संख्यामा प्रशोधन तत्वहरू इम्बेड गरिएको छ।:21 , MB-SMA SIMD आर्किटेक्चर प्रयोग गरी लागू गरिएको छ जसमा ठूलो आन्तरिक मेमोरी ब्यान्डविथको उपयोग गर्न SRAM ब्लकहरूसँग ठूलो संख्यामा प्रशोधन तत्वहरू इम्बेड गरिएको छ।: 4 )

Wael Badawy, गुओकिङ झाङ, माइक ट्याली, माइकल वीक्स र म्याग्डी बायोमी, “3-डी डिस्क्रिट वेभलेट रूपान्तरण प्रयोग गरेर एमआरआई डाटा कम्प्रेसन,” चिकित्सा र जीवविज्ञान पत्रिकामा IEEE ईन्जिनियरिङ्, भोल्युम. 21, MB-SMA SIMD आर्किटेक्चर प्रयोग गरी लागू गरिएको छ जसमा ठूलो आन्तरिक मेमोरी ब्यान्डविथको उपयोग गर्न SRAM ब्लकहरूसँग ठूलो संख्यामा प्रशोधन तत्वहरू इम्बेड गरिएको छ। 4, जुलाई/अगस्ट 2002, pp. 95-103.