Label: afbeelding overeenkomend

 
+

Op algoritmen gebaseerde VLSI-architectuur met laag vermogen voor 2d-Mesh Video Object Motion Tracking

De nieuwe VLSI-architectuur voor video-objecten (VO) bewegingsregistratie maakt gebruik van een nieuwe hiërarchische adaptieve gestructureerde mesh-topologie. De gestructureerde mesh biedt een aanzienlijke vermindering van het aantal bits dat de mesh-topologie beschrijft. De beweging van de mesh-knooppunten vertegenwoordigt de vervorming van de VO. Bewegingscompensatie wordt uitgevoerd met behulp van een vermenigvuldigingsvrij algoritme voor affiene transformatie, de complexiteit van de decoderarchitectuur aanzienlijk verminderen. Pipelining van de affiene unit levert een aanzienlijke energiebesparing op. De VO motion-tracking-architectuur is gebaseerd op een nieuw algoritme. Het bestaat uit twee hoofdonderdelen:: een eenheid voor bewegingsschatting van een video-object (VOME) en een bewegingscompensatie-eenheid voor video-objecten (VOMC). De VOME verwerkt twee opeenvolgende frames om een ​​hiërarchisch adaptief gestructureerd mesh en de bewegingsvectoren van de mesh-knooppunten te genereren. Het implementeert parallelle blokaanpassingseenheden voor bewegingsschatting om de latentie te optimaliseren. De VOMC verwerkt een referentieframe, mesh-knooppunten en bewegingsvectoren om een ​​videoframe te voorspellen. Het implementeert parallelle threads waarin elke thread een gepijplijnde keten van schaalbare affiene eenheden implementeert. Dit bewegingscompensatie-algoritme maakt het gebruik van één eenvoudige warping-eenheid mogelijk om een ​​hiërarchische structuur in kaart te brengen. De affiene eenheid vervormt de textuur van een patch op elk niveau van hiërarchische mesh onafhankelijk. De processor gebruikt een geheugenserialisatie-eenheid, die het geheugen verbindt met de parallelle eenheden. De architectuur is geprototypeerd met behulp van top-down low-power ontwerpmethodologie. Prestatieanalyse toont aan dat deze processor kan worden gebruikt in online objectgebaseerde videotoepassingen zoals MPEG-4 en VRML

Wael Badawy en Magdy Bayoumi, “Op algoritmen gebaseerde VLSI-architectuur met laag vermogen voor 2d-Mesh Video Object Motion Tracking,"De IEEE-transactie op circuits en systemen voor videotechnologie", vol. 12, Nee. 4, april 2002, pp. 227-237

+

Een op affien gebaseerd algoritme en SIMD-architectuur voor videocompressie met toepassingen met een lage bitsnelheid

Dit artikel presenteert een nieuw op affiene gebaseerd algoritme en SIMD-architectuur voor videocompressie met toepassingen met een lage bitsnelheid. Het voorgestelde algoritme wordt gebruikt voor op mesh gebaseerde bewegingsschatting en wordt op mesh gebaseerd algoritme voor vierkante matching genoemd (MB-SMA). De MB-SMA is een vereenvoudigde versie van het hexagonale matching-algoritme [1]. In dit algoritme, rechthoekige driehoekige mesh wordt gebruikt om te profiteren van een vermenigvuldigingsvrij algoritme gepresenteerd in [2] voor het berekenen van de affiene parameters. Het voorgestelde algoritme heeft lagere rekenkosten dan het hexagonale matching-algoritme, terwijl het bijna dezelfde pieksignaal-ruisverhouding produceert (PSNR) waarden. De MB-SMA presteert beter dan de veelgebruikte algoritmen voor bewegingsschatting in termen van rekenkosten, efficiëntie en videokwaliteit (d.w.z., PSNR). De MB-SMA is geïmplementeerd met behulp van een SIMD-architectuur waarin een groot aantal verwerkingselementen is ingebed met SRAM-blokken om de grote interne geheugenbandbreedte te benutten. De voorgestelde architectuurbehoeften 26.9 ms om één CIF-videoframe te verwerken. Daarom, het kan verwerken 37 CIF-frames/s. De voorgestelde architectuur is geprototypeerd met behulp van Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-μm CMOS-technologie en de embedded SRAM's zijn gegenereerd met behulp van Virage Logic-geheugencompiler.

Gepubliceerd in:

Circuits en systemen voor videotechnologie, IEEE-transacties aan (Volume:16 , Kwestie: 4 )

Terug naar een volledige lijst van Peer-reviewed tijdschriftartikelen

Mohammed Sayed , Wael Badawy, “Een op affien gebaseerd algoritme en SIMD-architectuur voor videocompressie met toepassingen met een lage bitsnelheid“, IEEE-transacties op circuits en systemen voor videotechnologie, vol. 16, Kwestie 4, pp. 457-471, april 2006. Abstract