тег: мувофиқати тасвир

 
+

Наздикон ба Buccleuch ҷасур

Меъмории нави VLSI барои объекти видео (В) пайгирии ҳаракат аз топологияи нави иерархивии мутобиқшавандаи сохтории торро истифода мебарад. Шабакаи сохторӣ коҳиши назарраси шумораи битҳоро, ки топологияи торро тавсиф мекунанд, пешниҳод мекунад. Ҳаракати гиреҳҳои торӣ деформатсияи ВО-ро ифода мекунад. Ҷуброни ҳаракат бо истифода аз алгоритми бидуни зарб барои табдили аффин анҷом дода мешавад, мураккабии меъмории декодерро хеле кам мекунад. Гузаронидани қубури агрегати афинӣ ба сарфаи нерӯи барқ ​​мусоидат мекунад. Меъмории пайгирии ҳаракати VO ба алгоритми нав асос ёфтааст. Он аз ду қисмати асосӣ иборат аст: воҳиди баҳодиҳии ҳаракати объекти видео (VOME) ва воҳиди ҷуброни ҳаракати объекти видео (VOMC). VOME ду чаҳорчӯбаи пайдарпайро коркард мекунад, то шабакаи сохтории иерархӣ ва векторҳои ҳаракати гиреҳҳои торро тавлид кунад. Он блокҳои параллелиро, ки воҳидҳои баҳодиҳии ҳаракатро мувофиқат мекунанд, барои оптимизатсия кардани таъхир амалӣ мекунад. VOMC чаҳорчӯбаи истинодро коркард мекунад, гиреҳҳои торӣ ва векторҳои ҳаракат барои пешгӯии чаҳорчӯбаи видео. Он риштаҳои мувозиро амалӣ мекунад, ки дар онҳо ҳар як ришта занҷири қубурии воҳидҳои аффини миқёспазирро амалӣ мекунад. Ин алгоритми ҷуброни ҳаракат имкон медиҳад, ки як воҳиди оддӣ барои харитаи сохтори иерархӣ истифода шавад.. Воҳиди аффинӣ матни патчро дар ҳама сатҳҳои торҳои иерархӣ мустақилона вайрон мекунад. Протсессор воҳиди serialization хотираро истифода мебарад, ки хотираро ба воҳидҳои параллелӣ пайваст мекунад. Меъморӣ бо истифода аз методологияи тарҳрезии нерӯи кам аз боло ба поён прототип шудааст. Таҳлили корҳо нишон медиҳад, ки ин протсессор метавонад дар барномаҳои видеоии онлайн дар асоси объектҳо ба монанди MPEG-4 ва VRML истифода шавад

Ваел Бадави ва Магди Баюми, "Наздикон ба Buccleuch ҷасур,” Муомилоти IEEE оид ба схемаҳо ва системаҳо барои технологияи видео, Ҷилди. 12, Не. 4, апрел 2002, саҳ. 227-237

+

Алгоритм дар асоси афинӣ ва меъмории SIMD барои фишурдани видео бо барномаҳои пасти бит

Ин мақола як алгоритми нави афинӣ ва меъмории SIMD-ро барои фишурдани видео бо барномаҳои суръати пасти бит пешниҳод мекунад. Алгоритми пешниҳодшуда барои баҳодиҳии ҳаракати ба тор асосёфта истифода мешавад ва он алгоритми мутобиқати мураббаъ дар асоси mesh номида мешавад. (MB-SMA). MB-SMA версияи соддакардашудаи алгоритми мувофиқати шашкунҷа мебошад [1]. Дар ин алгоритм, Шабакаи секунҷаи росткунҷа барои баҳрабардорӣ аз алгоритми ройгони зарб истифода мешавад [2] барои ҳисоб кардани параметрҳои аффин. Алгоритми пешниҳодшуда нисбат ба алгоритми мувофиқати шашкунҷа арзиши камтари ҳисоббарор дорад, дар ҳоле ки он тақрибан як таносуби қуллаи сигнал ба садоро тавлид мекунад. (PSNR) арзишҳо. MB-SMA аз нуқтаи назари арзиши ҳисоббарорӣ аз алгоритмҳои баҳодиҳии ҳаракати маъмулан истифодашаванда бартарӣ дорад, самаранокӣ ва сифати видео (яъне., PSNR). MB-SMA бо истифода аз меъмории SIMD амалӣ карда мешавад, ки дар он шумораи зиёди унсурҳои коркард бо блокҳои SRAM барои истифодаи фарохмаҷрои хотираи бузурги дохилӣ ворид карда шудаанд.. Меъмории пешниҳодшуда ниёз дорад 26.9 ms барои коркарди як чаҳорчӯбаи видеоии CIF. Бинобар ин, коркард карда метавонад 37 чаҳорчӯбаи CIF/с. Меъмории пешниҳодшуда бо истифода аз Ширкати истеҳсоли нимноқилҳои Тайван прототипӣ шудааст (TSMC) 0.18-Технологияи μm CMOS ва SRAM-ҳои дарунсохт бо истифода аз компилятори хотираи Virage Logic тавлид шудаанд.

Нашр шудааст:

Схемаҳо ва системаҳо барои технологияи видео, Амалиётҳои IEEE дар (Ҳаҷм:16 , Чоп: 4 )

Бозгашт ба рӯйхати пурраи Маҷаллаҳои аз ҷониби ҳамсолон баррасӣшуда

Муҳаммад Саид , badawy@waelbadawy.com, “Алгоритм дар асоси афинӣ ва меъмории SIMD барои фишурдани видео бо барномаҳои пасти бит“, Амалиётҳои IEEE дар схемаҳо ва системаҳо барои технологияи видео, Ҷилди. 16, Чоп 4, саҳ. 457-471, апрел 2006. Реферат