Tag: pagtutugma ng larawan

 
+

Algorithm-Based Low Power VLSI Architecture Para sa 2d-Mesh Video Object Motion Tracking

Ang bagong arkitektura ng VLSI para sa video object (VO) Gumagamit ang pagsubaybay sa paggalaw ng nobelang hierarchical adaptive structured mesh topology. Nag-aalok ang structured mesh ng makabuluhang pagbawas sa bilang ng mga bit na naglalarawan sa mesh topology. Ang paggalaw ng mga mesh node ay kumakatawan sa pagpapapangit ng VO. Ang motion compensation ay ginagawa gamit ang multiplication-free algorithm para sa affine transformation, makabuluhang binabawasan ang pagiging kumplikado ng arkitektura ng decoder. Ang pag-pipel sa affine unit ay nakakatulong ng malaking pagtitipid sa kuryente. Ang VO motion-tracking architecture ay batay sa isang bagong algorithm. Binubuo ito ng dalawang pangunahing bahagi: isang video object motion-estimation unit (VOME) at isang video object motion-compensation unit (VOMC). Pinoproseso ng VOME ang dalawang magkakasunod na frame para makabuo ng hierarchical adaptive structured mesh at ang mga motion vector ng mesh node. Nagpapatupad ito ng parallel block matching motion-estimation units para ma-optimize ang latency. Pinoproseso ng VOMC ang isang reference frame, mesh node at motion vectors para mahulaan ang isang video frame. Nagpapatupad ito ng mga parallel thread kung saan ang bawat thread ay nagpapatupad ng pipeline na chain ng mga scalable affine unit. Ang motion-compensation algorithm na ito ay nagbibigay-daan sa paggamit ng isang simpleng warping unit upang i-map ang isang hierarchical na istraktura. Ang affine unit ay nag-warp ng texture ng isang patch sa anumang antas ng hierarchical mesh nang hiwalay. Gumagamit ang processor ng memory serialization unit, na nag-interface ng memory sa mga parallel unit. Ang arkitektura ay na-prototype gamit ang top-down na low-power na pamamaraan ng disenyo. Ipinapakita ng pagsusuri sa pagganap na maaaring gamitin ang processor na ito sa mga online na object-based na video application gaya ng MPEG-4 at VRML

Wael Badawy at Magdy Bayoumi, “Algorithm-Based Low Power VLSI Architecture Para sa 2d-Mesh Video Object Motion Tracking,” Ang IEEE Transaction sa Circuits and Systems for Video Technology, Vol. 12, Hindi. 4, Abril 2002, pp. 227-237

+

Isang Affine Based Algorithm at SIMD Architecture para sa Video Compression na may Mababang Bit-rate na Application

Ang papel na ito ay nagpapakita ng bagong affine-based algorithm at SIMD architecture para sa video compression na may mababang bit rate na mga application. Ang iminungkahing algorithm ay ginagamit para sa mesh-based motion estimation at ito ay pinangalanang mesh-based square-matching algorithm (MB-SMA). Ang MB-SMA ay isang pinasimpleng bersyon ng hexagonal matching algorithm [1]. Sa algorithm na ito, Ang right-angled triangular mesh ay ginagamit upang makinabang mula sa isang multiplication free algorithm na ipinakita sa [2] para sa pag-compute ng mga parameter ng affine. Ang iminungkahing algorithm ay may mas mababang computational cost kaysa sa hexagonal matching algorithm habang gumagawa ito ng halos parehong peak signal-to-noise ratio (PSNR) mga halaga. Nahihigitan ng MB-SMA ang mga karaniwang ginagamit na algorithm sa pagtatantya ng paggalaw sa mga tuntunin ng gastos sa pagkalkula, kahusayan at kalidad ng video (i.e., PSNR). Ang MB-SMA ay ipinatupad gamit ang isang SIMD na arkitektura kung saan ang isang malaking bilang ng mga elemento ng pagproseso ay naka-embed sa mga bloke ng SRAM upang magamit ang malaking bandwidth ng internal memory.. Ang iminungkahing arkitektura ay nangangailangan 26.9 ms upang iproseso ang isang CIF video frame. Samakatuwid, maaari itong iproseso 37 CIF frame/s. Ang iminungkahing arkitektura ay ginawang prototype gamit ang Taiwan Semiconductor Manufacturing Company (TSMC) 0.18-Ang teknolohiya ng μm CMOS at ang mga naka-embed na SRAM ay nabuo gamit ang Virage Logic memory compiler.

Na-publish sa:

Mga Circuit at System para sa Video Technology, IEEE Transaksyon sa (Dami:16 , Isyu: 4 )

Bumalik sa kumpletong listahan ng Peer-Reviewed Journal Papers

Mohammed Sayed , Wael Badawy, “Isang Affine Based Algorithm at SIMD Architecture para sa Video Compression na may Mababang Bit-rate na Application“, Mga Transaksyon ng IEEE sa Mga Circuit at Sistema para sa Teknolohiya ng Video, Vol. 16, Isyu 4, pp. 457-471, Abril 2006. Abstract